# Sistemas Empotrados

Tema 4:

Excepciones e interrupciones

Lección 10:

Excepciones







# Contenidos

# Tema 4: Excepciones e interrupciones

### **Excepciones**

#### Introducción

Gestión de excepciones

Tipos de excepciones

### Interrupciones

Introducción

Regiones críticas

Gestión de interrupciones no anidadas

Gestión de interrupciones anidadas

Gestión de interrupciones mediante un VIC

Ejemplos

# Concepto de excepción

#### Definición:

Cualquier evento que causa la detención de flujo normal de ejecución de instrucciones de un programa

Pueden suponer un cambio de modo de ejecución a un modo privilegiado

#### Clasificación:

Condiciones de error: Recuperable o no recuperable

Instrucciones no definidas: Puede que no sean errores realmente (Ej.: FP en software)

Data o prefetch aborts: Puede que la dirección esté fuera del mapa de memoria

o que la dirección no sea accesible por el proceso (MPU)

o que haya un fallo de página (MMU)

Interrupciones: Interrumpen la aplicación para prestar un servicio

Llamadas a sistema: Atienden peticiones de servicio de la aplicación

Interrupciones: Atienden peticiones de servicio de los dispositivos

# Excepciones y modos de ejecución asociados





# Los registros de estado (CPSR y SPSR)



# Flags de condición

Solo lectura

N = Resultado Negativo en la ALU

Z = El resultado de la ALU es Zero

C = Se ha producido aCarreo en la ALU

V = Se ha producido oVerflow en la ALU

### Máscaras de interrupción

I = 1, deshabilita las IRQ

F = 1, deshabilita las FIQ

Se pueden modificar en los modos privilegiados

### Modo de ejecución

Solo lectura

T = 0, procesador en estado ARM

T = 1, procesador en estado Thumb

#### Bits reservados

No se deben modificar

Se leen como cero

#### Bits de modo

10000 : User

10001: FIQ

10010 : IRQ

10011 : Supervisor

10111 : Abort

**11011** : Undefined

**11111** : System

Se pueden modificar en los modos privilegiados

Cualquier valor

diferente provocará resultados

impredecibles

# La tabla de vectores

| Tabla de vectores |                       |
|-------------------|-----------------------|
| 0x00000000        | Reset                 |
| 0x0000004         | Undefined instruction |
| 0x00000008        | Software interrupt    |
| 0x000000C         | Prefetch abort        |
| 0x0000010         | Data abort            |
| 0x0000014         | Reserved              |
| 0x0000018         | IRQ                   |
| 0x000001C         | FIQ                   |

Cada vector es una instrucción ejecutable, normalmente un salto al manejador correspondiente

El vector de las FIQ se ha situado el último para poder comenzar directamente en la dirección 0x000001C su manejador.

Esto, junto con que el modo FIQ tiene más registros replicados, agiliza el cambio de contexto, lo que minimiza la latencia de las FIQ

# Ejemplo de mapa de memoria con manejadores de excepción



# Prioridades de las excepciones



Las interrupciones software y las excepciones por una instrucción no definida tienen la misma prioridad, ya que no pueden ocurrir simultáneamente

- 1: Deshabilita
- -: No afecta

# Contenidos

# Tema 4: Excepciones e interrupciones

**Excepciones** 

Introducción

Gestión de excepciones

Tipos de excepciones

### Interrupciones

Introducción

Regiones críticas

Gestión de interrupciones no anidadas

Gestión de interrupciones anidadas

Gestión de interrupciones mediante un VIC

Ejemplos

en el modo FIQ

r0

r1

r2

r3

r4

r5

r6

**r**7

r8 fig

r9 fiq

r10 fiq

r11 fiq

r12 fig

r13 fiq

r14 fiq

r15

cpsr

spsr fiq

sp

Ir

pc



cpsr













# La tabla de manejadores de excepción (crt0.s)

```
start:
          b
                 setup vectors
@ Tabla de vectores que se copiará a la RAM
        .globl vector table
vector table:
        ldr
               pc, [pc, #24]
                               @ Soft reset
                               @ Undefined
        ldr
               pc, [pc, #24]
       ldr
               pc, [pc, #24]
                               @ SWI
               pc, [pc, #24] @ Prefetch abort
       ldr
       ldr
               pc, [pc, #24]
                               @ Data abort
                               @ Reserved
        nop
        ldr
               pc, [pc, #24]
                               @ IRO
        ldr
               pc, [pc, #24]
                               @ FIQ
@ Tabla de direcciones absolutas de manejadores
               soft reset handler
        .word
               _undef_handler
        .word
               _swi_handler
        .word
               pabt handler
        .word
               dabt handler
        .word
        nop
               irq handler
        .word
               fiq handler
        .word
```

```
@ Manejadores por defecto
soft reset handler:
undef handler:
swi handler:
_pabt_handler:
                             Se debe usar una
_dabt_handler:
                             dirección relativa.
_irq_handler:
                             Todavía no hemos
                             remapeado la
_fiq_handler:
                             memoria
@ Copiamos las tablas de vectores y de
@ manejadores al principio de la RAM
        .globl setup vectors
_setup_vectors:
                r8, pc, #(8+.- vector table)
        sub
               r9, = ram base boot
        ldr
                                       Definida
               r8!, {r0-r7}
        ldmia
                r9!, {r0-r7}
        stmia
                                       por el
        ldmia
                r8!, {r0-r7}
                                       linker
        stmia
                r9!, {r0-r7}
```

La tabla de vectores es una tabla de saltos globales a las direcciones de los manejadores

Las tablas de vectores y manejadores deben copiarse al principio de la RAM antes de remapear

# La tabla de manejadores de excepción (crt0.s)

#### Linker script

```
MEMORY
 ram : org = 0 \times 000000000, len = 0 \times 000040000
 flash: org = 0 \times 01000000, len = 0 \times 00100000
SECTIONS
   .startup : { ... } > flash
   .vectors : {
                                Reservamos espacio para la tabla de
       += 0x20;
                               vectores y la tabla de manejadores
       _excep_handlers = . ;
       += 0x20;
   } > ram
   .text : { ... } > ram AT > flash
   _text_flash_start = LOADADDR(.text);
   .rodata : { ... } > flash
   .data : { ... } > ram AT > flash
   data flash start = LOADADDR(.data);
   .bss : { ... } > ram
   ram limit = ORIGIN(ram) + LENGTH(ram);
   stack size = 0x800;
   .stack _ram_limit - _stack_size : { ... }
```

# Acceso a la tabla de manejadores de excepción

### Tipos de excepción

```
typedef enum {
    excep_reset = 0,
    excep_undef,
    excep_swi,
    excep_pabt,
    excep_dabt,
    excep_rsv,
    excep_irq,
    excep_fiq,
    excep_max
} excep_t;
```

```
Prototipo para los manejadores
```

```
typedef void (* excep_handler_t) (void);
```

#### Tabla de manejadores

```
extern volatile excep_handler_t _excep_handlers[excep_max];
```

#### Fijar un manejador

```
inline void excep_set_handler (excep_t excep, excep_handler_t handler) {
    _excep_handlers[excep] = handler;
}
```

### Obtener un manejador

```
inline excep_handler_t excep_get_handler (excep_t excep) {
    return _excep_handlers[excep];
}
```

# La dirección de retorno del manejador de una excepción



Las excepciones son tratadas en el procesador como saltos con enlace (BL)

#### Problema:

Según el tipo de excepción, puede que el contenido de LR no apunte a la instrucción correcta

#### Ejemplo:

En este caso, LR apunta a la instrucción mov, en vez de a la instrucción sub

#### Solución:

El manejador deberá corregir el registro LR para que se pueda retornar a la instrucción correcta

# Ajuste de la dirección de retorno de la excepción



# Retorno del manejador de una excepción

### Antes de retornar, el manejador debe...

Cambiar al modo de ejecución previo a la excepción (copiar SPSR\_mode en CPSR) Mover a PC la dirección de retorno (obtenida a partir de LR\_mode)



# Retorno del manejador de una excepción en C (GNU)

### El compilador puede realizar los ajustes anteriores por nosotros

Sólo hay que indicar, al declarar la función, que se trata de un manejador de excepciones, junto con el tipo de excepción

El valor de <tipo> indica el tipo de excepción.

Posibilidades: IRQ, FIQ, SWI, ABORT y UNDEF

# Contenidos

# Tema 4: Excepciones e interrupciones

### **Excepciones**

Introducción

Gestión de excepciones

Tipos de excepciones

### Interrupciones

Introducción

Regiones críticas

Gestión de interrupciones no anidadas

Gestión de interrupciones anidadas

Gestión de interrupciones mediante un VIC

Ejemplos

### Reset



# Instrucción no definida

#### **Posibilidades**

Se captan 32 bits de memoria que no codifican una instrucción válida La instrucción es para un coprocesador que no está presente o no responde (ej. FP)

#### Utilidad

Permite usar instrucciones máquina en nuestro programa que puede que no estén soportadas en nuestro procesador

Si no existe un coprocesador para ejecutar estas instrucciones de forma eficiente, el manejador de la excepción llamará a una subrutina que lo hará mediante software

# Ejemplo: Soporte de instrucciones FP sin FPU

El compilador genera instrucciones para la FPU cuando encuentra operaciones FP

Si el sistema cuenta con FPU, la ejecución será muy eficiente

Si no, se generará una excepción, y el manejador llamará a una función que calculará el resultado correcto

El programa funcionará correctamente, aunque no haya FPU, solo que la ejecución será más lenta

# Ejemplo: Nos inventamos la instrucción memset

Fija un búfer a un valor determinado

Sólo usamos operandos en registro para simplificar el ejemplo

#### **Sintaxis**

memset{<cond>} rd, rn, rm

rd: Puntero al búffer, rn: tamaño del búfer, rm: valor

#### Ejemplo de uso

```
adr r4, buffer ; puntero al búfer ldr r5, =256 ; tamaño del búfer ldr r6, = 0 ; valor inicial .word 0x77f54006 ; memset r4,r5,r6
```

#### Manejador

```
undef handler:
 stmfd sp!, {r0-r12,lr} ; salvamos el contexto
      r0, spsr ; r0 <- spsr
r0, [sp, #-4]! ; salvamos spsr en la pila
 mrs
 str
       r0, [lr, -#4]; r0 <- instr. no definida
 ldr
      r2, r0, #0xf00fffff; aislamos el codop
 bic
      r2, #07f00000 ; comprobamos el codop
memset_instr ; ejecutamos la instrucción
 teq
 blea
      ldr
 msr
 ldmfd sp!, {r0-r12, pc}^ ; Retornamos del manejador
```

```
31 28 27 20 19 16 15 12 11 4 3 0

cond 0 1 1 1 1 1 1 1 Rn Rd Rm
```

### **Aborts**

#### **Posibilidades**

El procesador intenta acceder a un dato (data abort) o a una instrucción (prefetch abort) mediante una dirección que no está en el mapa de memoria de direcciones válidas para el proceso que se está ejecutando

#### Utilidad

Con la presencia de MPU o MMU permite implementar esquemas de protección de memoria o memoria virtual

Si no hay MMU o MPU, o bien el proceso está intentando acceder a una dirección que sólo se puede acceder en un modo privilegiado, se trata de un error fatal → Reset

# Ejemplo: Implementación de memoria virtual

Un proceso intenta acceder a una dirección virtual de memoria

La MMU comprueba que la dirección física correspondiente no está en la RAM

Genera una excepción (prefetch o data abort), según el tipo de acceso

El manejador trae la página correspondiente a memoria RAM y retorna a la instrucción que causó la excepción (apuntada por Ir - 8 en los *data aborts* o Ir - 4 en los *prefetch aborts*)

# Interrupción software

#### **Posibilidades**

Se usan para que un proceso de usuario realice una petición de un servicio al sistema operativo. El identificador del servicio de codifica en los bits menos significativos (24 bits en estado ARM, 8 bits en estado thumb). Los parámetros del servicio se pasan en los registros, de r0 en adelante.

#### **Utilidad**

Fuerza un cambio al modo privilegiado SVC, lo que permite acceder a recursos no accesibles directamente por los procesos (pantallas, dispositivos de almacenamiento, etc.). El SO se encarga de gestionar dichos recursos mediante el uso de colas, etc.

# Ejemplo: E/S estándar (printf, scanf, etc.)

El SO define STDIN, STDOUT y STDERR con los descriptores estándar 0, 1 y 2. Cualquier proceso que quiera acceder a dichos dispositivos debe hacerlo a través del SO

```
hello_str: .ascii "Hello, World!\n"

mov r0, #1  @ Descriptor de fichero para STDOUT
adr r1, hello_str @ Puntero a la buffer
mov r2, #14  @ Tamaño del buffer
mov r12, #4  @ Write es el servicio 4 del kernel
swi 0x80  @ Llamada al kernel de linux
```

# Interrupciones

#### **Posibilidades**

En los cores de ARM hay dos tipos IRQ (Interrupt Request) y FIQ (Fast Interrupt Request)

Como en el sistema habrá más de dos fuentes de interrupción, el manejador correspondiente (IRQ o FIQ) deberá identificar la fuente de la petición de interrupción antes de proceder a su servicio, teniendo en cuenta las prioridades asignadas a cada dispositivo

La presencia de un controlador de interrupciones HW facilita la identificación de la fuente, minimizando la latencia de la ISR

#### **Utilidad**

Permiten una gestión eficaz de los dispositivos de E/S

### Ejemplo: Llegada de un paquete de red al sistema

La interfaz de red realiza una petición de interrupción al procesador

El procesador deja de ejecutar el proceso actual y atiende la petición, almacenando los datos en el búfer correspondiente

Una vez que los datos ha sido correctamente recibidos, se reanuda la ejecución del proceso interrumpido

### Lecturas recomendadas

- A. N. Sloss, D. Symes, C. Wright. *ARM System Developer's Guide*. Morgan Kaufmann, 2004. Capítulo 9
- W. Hohl. *ARM Assembly Language. Fundamentals and Techniques*. CRC Press, 2009. Capítulo 11
- M. Samek. Building Bare-Metal ARM Systems with GNU: Part 6 General Description of Interrupt Handling. Embedded.com, 2007.
- M. Samek. *Building Bare-Metal ARM Systems with GNU: Part 7 Interrupt Locking and Unlocking*. Embedded.com, 2007.
- M. Samek. *Building Bare-Metal ARM Systems with GNU: Part 8 Low Level Interrupt Wrapper Functions*. Embedded.com, 2007.
- M. Samek. *Building Bare-Metal ARM Systems with GNU: Part 9 C-level ISRs and other ARM Exceptions*. Embedded.com, 2007.